首页 > 行业知识
题目内容 (请给出正确答案)
[单选题]

4LS169为一个同步四位二进制可逆计数器,有下列()说法成立。

A.置输入信号UP/DN=0,则为加1计数;

B.置输入信号UP/DN=0,则为减1计数;

C.Rco仅为进位信号;

D.计数器不能用跳跃的方法实现任意模数的计数。

查看答案
答案
收藏
如果结果不匹配,请 联系老师 获取答案
您可能会需要:
您的账号:,可能还需要:
您的账号:
发送账号密码至手机
发送
安装优题宝APP,拍照搜题省时又省心!
更多“4LS169为一个同步四位二进制可逆计数器,有下列()说法成…”相关的问题
第1题
使用同步四位二进制同步计数器74LS163构成模8计数器.(1)计数状态中必须出现0000状态,设计其电路.(2)计数状态中不能出现0000状态和1111状态,设计其电路.(3)计数电路中除74LS163外只能使用一个非门,设计其电路.
使用同步四位二进制同步计数器74LS163构成模8计数器.(1)计数状态中必须出现0000状态,设计其电路.(2)计数状态中不能出现0000状态和1111状态,设计其电路.(3)计数电路中除74LS163外只能使用一个非门,设计其电路.

点击查看答案
第2题
分析图3.20所示的电路构成模几计数器?已知电路中采用的中规模集成计数器为同步四位二进制计数
器.

点击查看答案
第3题
由同步二进制计数器74LS163构成的新模值的计数电路如图3.10(a)所示.分析电路实现模几计数,并画

由同步二进制计数器74LS163构成的新模值的计数电路如图3.10(a)所示.分析电路实现模几计数,并画出状态图.

点击查看答案
第4题
试用四位并行加法器74LS283设计一个加/减运算电路,当控制信号M=0时它将两个输入四位二进制数相加,而M=1时,

试用四位并行加法器74LS283设计一个加/减运算电路,当控制信号M=0时它将两个输入四位二进制数相加,而M=1时,它将两个四位二进制数相减。允许附加必要的门电路。74LS283的框图如图3.2.22所示。

点击查看答案
第5题
同步时序电路有一个输入端和一个输出端,输入为二进制序列X0X1X2…当输入序列中1的数目为奇数时输出为1,作出

同步时序电路有一个输入端和一个输出端,输入为二进制序列X0X1X2…当输入序列中1的数目为奇数时输出为1,作出这个时序奇偶校验电路的状态图和状态表。

点击查看答案
第6题
对于一个四位二进制接触式码盘来说,其码道数和分辨率分别为:()

A.16和22.5°

B.4和22.5°

C.16和2π/16

D.4和π/16

点击查看答案
第7题
用同步十六进制计数器74163设计一个可变进制计数器,要求在控制信号M=0时为十进制,而在M=1时为十二进制。可以附加必要的门电路。请标明计数输入端与进位输出端。
用同步十六进制计数器74163设计一个可变进制计数器,要求在控制信号M=0时为十进制,而在M=1时为十二进制。可以附加必要的门电路。请标明计数输入端与进位输出端。

点击查看答案
第8题
计算机中为了计算方便,会用到各种进制的计数方法,通常用最后一个字母来标识数制,23H表示在()下这个数是23。

A.二进制

B.十进制

C.八进制

D.十六进制

点击查看答案
第9题
计算机中为了计算方便,会用到各种进制的计数方法,通常用最后一个字母来标识数制,42H表示在()下这个数是42。

A.二进制

B.八进制

C.十进制

D.十六进制

点击查看答案
第10题
一个数字系统的数据处理单元由触发器E和F、4位二进制计数器A以及必要的门电路组成。计数器的各位
为A4、A3、A2、A1系统开始处于初始状态,当信号S=0,系统保持在初始状态;当S=1时,计数器A和触发器F清零。从下一个时钟脉冲开始,计数器进行加1计数,直到系统操作停止。A4和A3的值决定了系统的操作顺序。

当A3=0时,触发器E清零,计数器继续计数。

当A3=1时,触发器E置1,并检测A4,A4=0时,继续计数;A4=1时,触发器F置1,并停止计数,回到系统初始状态。

(1)试画出该系统的ASM图

(2)画出该系统控制单元的状态图,并用D触发器及必要的门电路设计控制单元

点击查看答案
第11题
采用D触发器设计一个同步计数器,其计数状态转移图如图3.25(a)所示,画出逻辑电路图.

采用D触发器设计一个同步计数器,其计数状态转移图如图3.25(a)所示,画出逻辑电路图.

点击查看答案
退出 登录/注册
发送账号至手机
密码将被重置
获取验证码
发送
温馨提示
该问题答案仅针对搜题卡用户开放,请点击购买搜题卡。
马上购买搜题卡
我已购买搜题卡, 登录账号 继续查看答案
重置密码
确认修改